Pad Assignment
HT1660
S E G 63 1
S E G 64 2
S E G 65 3
S E G 66 4
S E G 67 5
S E G 68 6
S E G 69 7
S E G 70 8
S E G 71 9
S E G 72 10
S E G 73 11
S E G 74 12
S E G 75 13
S E G 76 14
S E G 77 15
S E G 78 16
S E G 79 17
S E G 80 18
S E G 81 19
S E G 82 20
S E G 83 21
S E G 84 22
S E G 85 23
S E G 86 24
S E G 87 25
S E G 88 26
S E G 89 27
S E G 90 28
S E G 91 29
S E G 92 30
S E G 93 31
S E G 94 32
S E G 95 33
C O M 31 34
C O M 30 35
C O M 29 36
C O M 28 37
C O M 27 38
C O M 26 39
C O M 25 40
C O M 24 41
C O M 23 42
C O M 22 43
C O M 21 44
C O M 20 45
C O M 19 46
149 148 147 146 145 144 143 142 141 140 139 138 137 136 135 134 133 132 131 130 129 128 127 126 125 124 123 122 121 120 119 118
(0 ,0 )
61
50 51 52 53 54 55 56 57 58 59
47 48 49
60
62 63 64 65 66 67 68 69 70
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
71 72 73
S E G 30
S E G 29
S E G 28
S E G 27
S E G 26
S E G 25
S E G 24
S E G 23
S E G 22
S E G 21
S E G 20
S E G 19
S E G 18
S E G 17
S E G 16
S E G 15
S E G 14
S E G 13
S E G 12
S E G 11
S E G 10
SEG 9
SEG 8
SEG 7
SEG 6
SEG 5
SEG 4
SEG 3
SEG 2
SEG 1
SEG 0
C O M 15
C O M 14
C O M 13
C O M 12
C O M 11
C O M 10
COM 9
COM 8
COM 7
COM 6
COM 5
COM 4
COM 3
Chip size: 4340´5030 (mm)2
* The IC substrate should be connected to VSS in the PCB layout artwork.
Rev. 1.00
3
September 16, 2003