PEF 2015
4.2.2
4.2.2.1
4.2.2.2
4.2.2.3
4.2.2.4
4.2.2.5
4.2.2.6
4.2.3
4.2.3.1
4.2.3.2
4.2.3.3
4.2.4
4.2.4.1
4.2.4.2
4.2.4.3
4.2.4.4
4.2.4.5
4.2.4.6
4.2.4.7
4.2.5
4.2.5.1
4.2.5.2
4.2.5.3
4.2.6
4.2.6.1
4.2.6.2
4.2.6.3
4.2.6.4
4.2.6.5
4.2.6.6
4.2.6.7
4.2.6.8
4.3
4.3.1
4.3.2
4.3.3
4.3.4
4.3.5
4.3.6
4.3.7
4.3.8
5
Configurable Interface Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Configurable Interface Mode Register 1 (CMD1) . . . . . . . . . . . . . . . 39
Configurable Interface Mode Register 2 (CMD2) . . . . . . . . . . . . . . . 41
Configurable Interface Bit Number Register (CBNR) . . . . . . . . . . . . 44
Configurable Interface Time Slot Adjustment Register (CTAR) . . . . 44
Configurable Interface Bit Shift Register (CBSR) . . . . . . . . . . . . . . . 45
Configurable Interface Subchannel Register (CSCR) . . . . . . . . . . . 47
Memory Access Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
Memory Access Control Register (MACR) . . . . . . . . . . . . . . . . . . . . 48
Memory Access Address Register (MAAR) . . . . . . . . . . . . . . . . . . . 52
Memory Access Data Register (MADR) . . . . . . . . . . . . . . . . . . . . . . 53
Synchronous Transfer Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Synchronous Transfer Data Register (STDA) . . . . . . . . . . . . . . . . . 54
Synchronous Transfer Data Register B (STDB) . . . . . . . . . . . . . . . . 54
Synchronous Transfer Receive Address Register A (SARA) . . . . . . 55
Synchronous Transfer Receive Address Register B (SARB) . . . . . . 56
Synchronous Transfer Transmit Address Register A (SAXA) . . . . . 56
Synchronous Transfer Transmit Address Register B (SAXB) . . . . . 57
Synchronous Transfer Control Register (STCR) . . . . . . . . . . . . . . . 57
Monitor/Feature Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
MF-Channel Active Indication Register (MFAIR) . . . . . . . . . . . . . . . 58
MF-Channel Subscriber Address Register (MFSAR) . . . . . . . . . . . . 59
Monitor/Feature Control Channel FIFO (MFFIFO) . . . . . . . . . . . . . . 60
Status/Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
Signaling FIFO (CIFIFO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
Timer Register (TIMR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Status Register (STAR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Command Register (CMDR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
Interrupt Status Register (ISTA) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
Mask Register MICO (MASK) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 66
Operation Mode Register (OMDR) . . . . . . . . . . . . . . . . . . . . . . . . . . 67
Version Number Status Register (VNSR) . . . . . . . . . . . . . . . . . . . . 69
Register Changes compared to the EPIC . . . . . . . . . . . . . . . . . . . . . . . . . 70
PMOD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
PCSR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
PICM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
CMD1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
CSCR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
ISTA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
MASK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
VSNR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
Application Examples . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
Semiconductor Group
4
12.97